miércoles, 3 de julio de 2013
UNIDAD IV: TAREA1.- CUESTIONARIO
1.- ¿Qué significado tiene la sigla RICS?
R= Reduced Instruction Set Computer.
2.- ¿Cuáles fueron los microprocesadores que realizo l maquina RISC?
R= PowerPC, DEC Alpha, MIPS, ARM y SPARC.
3.- ¿Cuáles son las características que generalmente son encontradas en los diseños RISC?
R= Codificación uniforme de instrucciones, un conjunto de registros homogéneo, permitiendo que cualquier registro sea utilizado en cualquier contexto y así simplificar el diseño del compilador y los tipos de datos soportados en el hardware
4.- ¿Cuál es una de las primeras máquinas de carga/almacenamiento?
R= fue la minicomputadora Data General Nova, diseñado en 1968 por Edson de Castro.
5.- ¿Qué significa la sigla ROMP?
R= Research Office Products Division Mini Processor.
6.- ¿Que significas las siglas de la familia MIPS?
R=Microprocesadores without Interbcked Pipeline Stages.
7.- ¿Para qué producto puede ser utilizado los microprocesadores de la familia MIPS?
R= Wundows CE, rousters disco, videoconsola como nintento, Sony Playstatión, Playstatión2 y Playstatión portable.
8.- ¿En qué año fue presentado el microprocesador de la familia MIPS y de cuanto fue su capacidad?
R= fue en 1991 y su procesador es de 64 bits.
9.- ¿Cómo se llama una de las primeras compañías en diseñar procesadores MIPS?
R= Quantum Effect Devices.
10.- ¿cuáles son los primeros procesadores basados en ejecución fuera de orden para sistemas embebidos?
R= el R5432 para NEC y posteriormente el SR7100.
11.- ¿Por quién fue diseñada SPARC y en qué año?
R= por Sun Microsystems en 1985.
12- ¿Cuáles son los sistemas operativos que usa la computadora SPARC?
R= SunOS o Solaris, pero también se utiliza en otros como NEXTSTEP, RTEMS, FreeBSD, OpenBSD, NetBSD y Linux.
13.- ¿Cuáles son los principales fabricantes de este tipo de CPUs en l familia PowerPC?
R= Freescale y AMCC
14.- ¿Cuáles fueron los ordenadores utilizado principalmente de PowerPC?
R= Macintosh de Apple Computer
15.- ¿por quienes fue desarrollado PowerPC?
R= IBM, Motorola, y Apple.
16.- ¿Cuáles son los sistemas operativos que se pueden ejecutar en PowerPC?
R= AIX , AmigaOS 4, MorphOS, BeOS, FreeBSD, Linux, Mac OS, Mac OS X, NetBSD, OpenBSD, QNX, VxWorks, Windows NT 3.51
17.- ¿cuál fue su primera versión Alpha y en qué año?
R= el Alpha 21064 se lanzó en 1992
18.- ¿Cuál fue el primer procesador que hizo gala de la tecnología Alpha?
R= fue el 21064.
19. ¿Cuál es el significado del acrónimo SPARC?
R: Arquitectura de procesador escalable (Scalable Processor Architecture). Hace referencia a una arquitectura definida por Sun Microsystems.
20. ¿que utiliza SPARC?
R: Utiliza ventanas de Registros. Cada ventana consta de 24 registros, y el número total de ventanas depende de la implementación y varía de 2 a 32 ventanas.
21. ¿con la arquitectura de registros SPARC que no es necesario guardar?
R: Normalmente no es necesario guardar y restaurar ningún registro en una llamada a un procedimiento.
22. ¿Cómo se pueden expresar las instrucciones de la arquitectura SPARC de registro a registro que tienen tres operandos?
R: Rd RSIOP S2
23. ¿de dónde desciende la arquitectura del PowerPC ¿
R: Desciende directamente del IBM 801, el RT PC, y el RS/6000, al que también se alude como una implementación de la arquitectura POWER.
24. ¿Qué instrucciones toma la unidad de envió?
R: Toma instrucciones de la caché y las carga en una cola de envió, que puede contener ocho instrucciones a la vez.
25. ¿de qué se en carga la unidad de enteros del POWER PC?
R: Se encarga de las instrucciones de enteros, las de carga/almacenamiento entre el banco de registros y la caché, y las instrucciones de comparación de enteros.
UNIDAD II: TAREA 4.- arquitectura p6, p7, multinucleo
¿Que es El Pentium Pro?
Es el primer procesador de la arquitectura P6. Es un Microprocesador superes calar segmentado en pipeline de 11 etapas.
¿Describe IFU1?
En la primera etapa del pipeline, se cargan líneas de 32 bytes de la cache de instrucciones, en el Instruction Streaming Buffer
¿Qué es Fase de Decodificación?
Se puede dividir en dos etapas que se llamarán DEC1 y DEC2. En esta fase
se obtienen las mops,
¿Qué es DEC1?
Se traducen las instrucciones de la IA a mops. Como máximo se pueden decodificar tres instrucciones IA, que se envían en esta etapa a los tres decodificadores.
¿Describe Fase de ejecución.?
En esta fase se aplica el algoritmo de Tomasulo y se envían las mops a las Reservation Station (RS) donde comenzarán a ejecutarse
¿Que es el multinúcleo?
Es aquel que combina dos o más microprocesadores independientes en un solo paquete, a menudo un solo circuito integrado
¿Que permite el multinúcleo?
Permiten que un dispositivo computacional exhiba una cierta forma del paralelismo a nivel de thread(thread-level parallelism) (TLP) sin incluir múltiples microprocesadores en paquetes físicos separados
¿En donde mas se afectua el multinúcleo?
También se efectúa en computadores de propósitos especiales, como procesadores vectoriales, los cuales proveen procesamiento simultáneo de conjunto de datos.
Suscribirse a:
Entradas (Atom)